HP presenta estrategia alternativa para perfeccionar chips

Los chips se podrían fabricar utilizando transistores de igual tamaño a los empleados en la actualidad para el diseño de FPGA, lo que significa que se podrían fabricar en las instalaciones actuales con algunas modificaciones menores.

HP anunció la investigación que podría originar la creación de FPGA (matrices de puerta de campo programables) hasta ocho veces más densas, con una reducción en el consumo de energía para una computación determinada, que las fabricadas en la actualidad.

Las FPGA son circuitos integrados con componentes e interconexiones lógicos y programables que pueden ser adaptados por el usuario final para aplicaciones específicas.

La tecnología contempla una estructura de conmutador crossbar de nanoescala que se separará en capas sobre el CMOS (semiconductor complementario del óxido de metal) mediante la utilización de una arquitectura a la que los investigadores de los Laboratorios HP llaman “interconexiones de nanocables de campo programables (FPNI)”, una variación de la tecnología FPGA.

“Como la electrónica de chips convencional continúa disminuyendo, la Ley de Moore se encuentra en colisión con las leyes de la física”, dijo Williams, Socio Senior y director de HP, Investigación de Ciencia Cuántica, Laboratorios HP. “El calentamiento excesivo y una operación de dispositivo defectuosa se manifiestan a nanoescala. Lo que hemos hecho es combinar la tecnología CMOS convencional con dispositivos de conmutación de nanoescala en un circuito híbrido para aumentar la densidad efectiva del transistor, reducir la disipación de la energía, y mejorar ampliamente la tolerancia hacia dispositivos defectuosos”.


Únase a la conversación

Contacto | Diario TI es una publicación de MPA Publishing International Ltd., Reino Unido. © Copyright 1997-2022